Jan 14, 2026

FETCH2026 Program

FETCH2026

4-6 Février 2026
Lavey-les-Bains (Vaud, Suisse)

Purpose: Mastering the heterogeneity of embedded systems through efficient design technologies is an unavoidable challenge for the years to come. To monitor and anticipate the emergence of new techniques for modelling, validating and synthesising these systems, FETCH 2026 aims to bring together and cross-reference expertise in these various facets. It is a unique annual event for scientists and professionals wishing to share and exchange the most recent knowledge in these fields [read more...]

FETCH2026 Program
Time Speaker Affiliation Title
Feb. 4
08:20Thoma, Upegui, LevisseIntroduction
08:30David RuffieuxCH-CSEMCapteurs intelligents sans fil et énergie autonomes
09:20Antoine FrappéFR-JUNIAUltra-low-power Human Area Network
09:40Kevin MartinFR-Université Bretagne SudSplitting embarrassingly parallel loops of tinyML applications
10:00Pause
10:30Damien QuerliozFR-Université Paris SudMemristors pour une IA de confiance
10:50Jean‑Michel PortalFR-AMU MarseilleTBD
11:10Cédric MarchandFR-EC LyonTransistors ferroélectriques & PUF
11:30Laura Begon‑LoursCH-ETHZOxydes ferroélectriques pour circuits neuromorphiques
11:50Repas
13:20Benoit MiramondFR-Université Côte d’AzurFrom Spikes to Silicon
14:10Eric FragnièreCH-HEIA‑FRImplémentation analogique intégrée de SNN
14:30Léopold Van BrandtBE-UCLExcitabilité des neurones à impulsions
14:50Ma thèse en 180s
15:40Posters / Pause
16:25Jérôme ToublancFR-SynopsysImplémentation multiphysique des semi‑conducteurs
16:45Bertrand ReuletCA-Université SherbrookeBruit d’un système non‑linéaire
17:05Andreas BurgCH-EPFLFin du CMOS SRAM scaling
17:25Dragomir MilojevicBE-Université Libre de Bruxelles3D stacking & CMOS2.0
20:00Repas
Feb. 5
08:30Jean‑Paul ChaputFR-LIP6Coriolis: RTL→GDSII
09:20Cesar FuguetFR-INRIACost of ECC in RISC‑V L1
09:40Christian FabreFR-CEARISC‑V, open hardware & open source
10:00Pause
10:30Sylvain SaïghiFR-IMS BordeauxEU RadioSpin
10:50Agathe ArchetFR-ThalesHW‑NAS for heterogeneous embedded targets
11:10David NovoFR-LIRMMSystolic arrays for ADAM Edge AI
11:30Martin AndraudBE-Université catholique de LouvainTest & reliability in analog AI accelerators
11:50Alberto DassattiCH-HEIG‑VDDemocratizing NVMe storage research
12:10Repas
13:40Paolo MaistriFR-Université GrenobleEffets des rayons X sur FPGA sécurisés
14:00Olivier SavryFR-CEAIntégrité de calculs processeurs
14:20Pascal CotretFR-ENSTAEnclave‑aware cache replacement
14:40Ma thèse en 180 s
15:30Posters / Pause
16:20Thomas BourgeatCH-EPFLVerified OoO execution in dataflow circuits
16:40Laurent Maillet‑ContozFR-STMicroelectronicsJumeaux numériques
17:00Laurence PierreFR-TIMAVérification d’émulation RISC‑V dans QEMU
20:00Repas
Feb. 6
08:30Benoit LarrasFR-JUNIAEvent‑driven binarized conv layer
08:50Marina ReybozFR-CEATBD
09:10Bertrand GranadoFR-Sorbonne UniversitéIA médicale & explicabilité
09:30Ranwa Al MallahCA-Collège militaire royal du CanadaRobustesse RL embarqué face aux attaques
09:50Fatma JebaliFR-CEAAI‑driven performance modeling
10:10Pause
10:40Anna SfyrlaCH-UNIGE / CERNFPGAs & Higgs boson
11:30Quentin BerthetCH-HEPIAAccélération du trigger ATLAS
11:50Felipe MagalhaesCA-Polytechnique MontréalSystèmes temps réel partitionnés
12:10Sébastien RoyCA-Université de SherbrookeColdHive IoT platform
12:30Mot de la fin
12:40Repas

No comments: